造价通
更新时间:2024.04.20
地下电磁波仪中锁相频率合成器的设计

格式:pdf

大小:93KB

页数: 4页

结合在地下电磁波仪器中的应用,介绍了锁相环路的基本原理,给出了地下电磁波仪器中的数字锁相环路(DPLL)频率合成方案以及锁相环路的设计,实际应用得到满意效果.

S/U双波段小数分频锁相环型频率合成器设计

格式:pdf

大小:992KB

页数: 5页

提出了一种覆盖S/U双波段的小数分频锁相环型频率合成器。该频率合成器采用一种新型多模分频器,与传统的小数分频频率合成器相比具有稳定速度快、工作频率高和频率分辨率高的优点。该锁相环采用了带有开关电容阵列(SCA)的LC-VCO实现了宽频范围,使用3阶MASHΔ-Σ调制技术进行噪声整形,降低了带内噪声。设计基于TSMC 0.25μm 2.5 V 1P5M CMOS工艺实现。测试结果表明,频率合成器频率范围达到2.450~3.250 GHz;波段内偏离中心频率10 kHz处的相位噪声低于-92.5 dBc/Hz,1 MHz处的相位噪声达到-120 dBc/Hz;最小频率分辨率为13 Hz;在2.5 V工作电压下,功耗为36 mW。

最新知识

pll频率合成器
点击加载更多>>
pll频率合成器相关专题

分类检索: