I2S总线概述

音响数据的采集、处理和传输是多媒体技术的重要组成部分。众多的数字音频系统已经进入消费市场,例如数字音频录音带、数字声音处理器。对于设备和生产厂家来说,标准化的信息传输结构可以提高系统的适应性。I2S(Inter-IC Sound)总线是飞利浦公司为数字音频设备之间的音频数据传输而制定的一种总线标准,该总线专责于音频设备之间的数据传输,广泛应用于各种多媒体系统。它采用了沿独立的导线传输时钟与数据信号的设计,通过将数据和时钟信号分离,避免了因时差诱发的失真,为用户节省了购买抵抗音频抖动的专业设备的费用。

I2S造价信息

市场价 信息价 询价
材料名称 规格/型号 市场价
(除税)
工程建议价
(除税)
行情 品牌 单位 税率 供应商 报价日期
便携式接地线概述 16mm2 查看价格 查看价格

安科电气

13% 石家庄安科电气有限公司
信号总线 RVV2×1.0 查看价格 查看价格

派迪尔

m 13% 深圳市普春泰克智能科技有限公司
总线 ZN-RVS-2×1.5 查看价格 查看价格

m 13% 深圳凌宇线缆有限公司
电话总线 WDZN-RVV-4×1.5 查看价格 查看价格

m 13% 广州电缆厂
通讯总线 NH-RVS-2*1.5 查看价格 查看价格

m 13% 江苏新远东电缆有限公司柳州业务部
信号总线 NH-RVS-2*1.0mm2 查看价格 查看价格

m 13% 江苏新远东电缆有限公司柳州业务部
报警及联动总线 RVS 2*1.5 查看价格 查看价格

m 13% 深圳市安讯实业有限公司广州分公司
线走管(CAN总线) ZR-RVS-2×1.5 查看价格 查看价格

m 13% 深圳凌宇线缆有限公司
材料名称 规格/型号 除税
信息价
含税
信息价
行情 品牌 单位 税率 地区/时间
线卷车 DSJ23-122 查看价格 查看价格

台班 汕头市2012年4季度信息价
线卷车 DSJ23-122 查看价格 查看价格

台班 汕头市2012年3季度信息价
线卷车 DSJ23-122 查看价格 查看价格

台班 广州市2011年1季度信息价
线卷车 DSJ23-122 查看价格 查看价格

台班 汕头市2010年1季度信息价
线卷车 DSJ23-122 查看价格 查看价格

台班 汕头市2009年2季度信息价
线卷车 DSJ23-122 查看价格 查看价格

台班 汕头市2009年1季度信息价
线卷车 DSJ23-122 查看价格 查看价格

台班 汕头市2008年3季度信息价
线卷车 DSJ23-122 查看价格 查看价格

台班 汕头市2008年2季度信息价
材料名称 规格/需求量 报价数 最新报价
(元)
供应商 报价地区 最新报价时间
I-Bus总线 I-Bus总线|50m 2 查看价格 武汉金易诚设备科技有限公司 湖北   2018-09-04
i-bus总线 KNX cable 4芯(2×2×0.8)|1600m 1 查看价格 天津市电缆总厂第一分厂 贵州  六盘水市 2018-10-10
总线 CAN总线|1m 3 查看价格 深圳市福克网络有限公司 广东   2022-08-04
总线 CAN总线|1m 3 查看价格 山东正瑞电子有限公司 全国   2019-11-11
总线 RS232/485总线|1m 3 查看价格 广州英博通讯设备有限公司 广东   2022-08-04
总线 RS232/485总线|1m 3 查看价格 山东正瑞电子有限公司 全国   2019-11-11
系统二总线(S) NH-RVS-2x1.5|580m 2 查看价格 广东珠江冠缆实业有限公司 广东   2022-05-24
KNX总线 KNX总线|3500m 1 查看价格 广州英博通讯设备有限公司 全国   2020-03-25

I2S(Inter-IC Sound)是飞利浦公司针对数字音频设备(如CD播放器、数码音效处理器、数字电视音响系统)之间的音频数据传输而制定的一种总线标准。它采用了独立的导线传输时钟与数据信号的设计,通过将数据和时钟信号分离,避免了因时差诱发的失真,为用户节省了购买抵抗音频抖动的专业设备的费用。标准的I2S总线电缆是由3根串行导线组成的:1根是时分多路复用(简称TDM)数据线;1根是字选择线;1根是时钟线。

在飞利浦公司的I2S标准中,既规定了硬件接口规范,也规定了数字音频数据的格式。

I2S有3个主要信号

1.串行时钟SCLK,也叫位时钟(BCLK),即对应数字音频的每一位数据,SCLK都有1个脉冲。SCLK的频率=2×采样频率×采样位数。

2. 帧时钟LRCK,(也称WS),用于切换左右声道的数据。LRCK为"1"表示正在传输的是右声道的数据,为"0"则表示正在传输的是左声道的数据。LRCK的频率等于采样频率。

3.串行数据SDATA,就是用二进制补码表示的音频数据。

有时为了使系统间能够更好地同步,还需要另外传输一个信号MCLK,称为主时钟,也叫系统时钟(Sys Clock),是采样频率的256倍或384倍。

串行数据(SD)

I2S格式的信号无论有多少位有效数据,数据的最高位总是出现在LRCK变化(也就是一帧开始)后的第2个SCLK脉冲处。这就使得接收端与发送端的有效位数可以不同。如果接收端能处理的有效位数少于发送端,可以放弃数据帧中多余的低位数据;如果接收端能处理的有效位数多于发送端,可以自行补足剩余的位。这种同步机制使得数字音频设备的互连更加方便,而且不会造成数据错位。

随着技术的发展,在统一的 I2S接口下,出现了多种不同的数据格式。根据SDATA数据相对于LRCK和SCLK的位置不同,分为左对齐(较少使用)、I2S格式(即飞利浦规定的格式)和右对齐(也叫日本格式、普通格式)。

为了保证数字音频信号的正确传输,发送端和接收端应该采用相同的数据格式和长度。当然,对I2S格式来说数据长度可以不同。

字段(声道)选择(WS)

命令选择线表明了正在被传输的声道。

WS=0,表示正在传输的是左声道的数据。

WS=1,表示正在传输的是右声道的数据。

WS可以在串行时钟的上升沿或者下降沿发生改变,并且WS信号不需要一定是对称的。在从属装置端,WS在时钟信号的上升沿发生改变。WS总是在最高位传输前的一个时钟周期发生改变,这样可以使从属装置得到与被传输的串行数据同步的时间,并且使接收端存储当前的命令以及为下次的命令清除空间。

电气规范:

输出电压:

VL <0.4V

VH>2.4V

输入电压

VIL<0.8V

VIH>2.0V

注:这是使用的TTL电平标准,随着其他IC(LSI)的流行,其他电平也会支持。

时序要求

在I2s总线中,任何设备都可以通过提供必需的时钟信号成为系统的主导装置,而从属装置通过外部时钟信号来得到它的内部时钟信号,这就意味着必须重视主导装置和数据以及命令选择信号之间的传播延迟,总的延迟主要由两部分组成:

1.外部时钟和从属装置的内部时钟之间的延迟

2.内部时钟和数据信号以及命令选择信号之间的延迟

对于数据和命令信号的输入,外部时钟和内部时钟的延迟不占据主导地位,它只是延长了有效的建立时间(set-up time)。延迟的主要部分是发送端的传输延迟和设置接收端所需的时间。

T是时钟周期,Tr是最小允许时钟周期,T>Tr这样发送端和接收端才能满足数据传输速率的要求。

对于所有的数据速率,发送端和接收端均发出一个具有固定的传号空号比(mark-space ratio)的时钟信号,所以t LC和tHC是由T所定义的。 t LC和tHC必须大于0.35T,这样信号在从属装置端就可以被检测到。

延迟(tdtr)和最快的传输速度(由Ttr定义)是相关的,快的发送端信号在慢的时钟上升沿可能导致tdtr不能超过tRC而使thtr为零或者负。只有tRC不大于tRCmax的时候(tRCmax>:0.15T),发送端才能保证thtr大于等于0。

为了允许数据在下降沿被记录,时钟信号上升沿及T相关的时间延迟应该给予接收端充分的建立时间(set-up time)。

数据建立时间(set-up time)和保持时间(hold time)不能小于指定接收端的建立时间和保持时间。

I2S总线概述常见问题

  • 消防总线是信号线吗?s

    总线(两总线)既是信号线也是控制线。

  • 消防总线是控制线吗?s

    给你两个网址,看看对你或许有帮助。 想知道是信号线还是控制线,要知道消防报警的工作原理和线缆的工作原理。 http://www.hccad.net/bbs/dispbbs.asp?BoardID=27...

  • 扩展总线是串行总线还是并行总线

    DSP芯片TMS320F2812 DSP片外扩展 64K * 16位SRAM(基本配置),最大可扩展到512K * 16位。内部RAM不够用时,用来扩充内存,当然是并行的。

随着WS信号的改变,导出一个WSP脉冲信号,进入并行移位寄存器,从而输出数据被激活。串行数据的默认输入是0,因此所有位于最低位(LSB)后的数据将被设置为0。

随着第一个WS信号的改变,WSP在SCK信号的下降沿重设计数器。在"1 out of n"译码器对计数器数值进行译码后,第一个串行的数据(MSB)在SCK时钟信号的上升沿被存放进入B1,随着计数器的增长,接下来的数据被依次存放进入B2到Bn中。在下一个WS信号改变的时候,数据根据WSP脉冲的变化被存放进入左(声道)锁存器或者右(声道)锁存器,并且将B2一Bn的数据清除以及计数器重设,如果有冗余的数据则最低位之后的数据将被忽略。注意:译码器和计数器(虚线内的部分)可以被一个n比特移位寄存器所代替。

IIS总线接口可作为一个编码解码接口与外部8/16位的立体声音频解码电路(CODEC IC)相连,从而实现微唱片和便携式应用。它支持IIS数据格式和MSB-Justified 数据格式。IIS总线接口为先进先出队列FIFO的访问提供DMA传输模式来取代中断模式,可同时发送和接收数据,也可只发送或接收数据。

I2S总线概述文献

基于FPGA的I~2C总线控制器设计 基于FPGA的I~2C总线控制器设计

格式:pdf

大小:426KB

页数: 未知

评分: 4.4

文章简要介绍了I2C总线的规范,给出了用FPGA实现I2C总线控制器各个功能模块的详细设计方法,从代码移植方面分析了数据缓存的编码方法,并对该I2C总线控制器进行了仿真验证。

立即下载
I2C总线控制器的设计 I2C总线控制器的设计

格式:pdf

大小:426KB

页数: 1页

评分: 4.8

I2C(Inter-Integrated Circuit)双向串行总线将主机或者从机的并行数据转换为串行数据,并通过SDA线传输。SCL则是串行时钟线,I2C总线通过SDA和SCL两条串行总线实现设备器件间的通信。

立即下载

M.2接口是一种兼容性十分广泛的微型接口,该接口可以通过设置其接口上的KEY槽,以实现不同功能的接口,M.2接口可以支持以下协议。

 PCIe, PCIe LP

 HSIC

 SSIC

 M-PCIe

 USB

 SDIO

 UART

 PCM/I2S

 I2C

 SMBus

 SATA

 Display Port

● Exynos4412 A9四核心处理器

● 标配1G DDR3 ARM (可选配2G)

● 标配4G eMMC (可选配16G)

● 二路YUV并行摄像头接口

● 一路24位RGB接口

● 二路PWM接口

● 一路HDMI接口

● 一路复位键

● 一路开机键(开机自启,请接地)

● 一路USB 2.0 OTG口

● 二路I2S接口

● 五路I2C总线接口

● 四路ADC接口

● 四路TTL 串口

● 一路电容式触摸屏接口

● 一路HSIC接口

● 二路SD卡接口

● 一路USB Host接口

● 一路以太网总线接口

● 二路SPI总线接口

● 二路1.8V输出接口

● 二路3.3V输出接口

● 28路外部中断口

● 16路GPIO接口

具有 I2C 兼容串行控制总线的双向控制接口通道接口支持高清 (720p) 数字视频格式支持 RGB888 + VS,HS,DE 和 I2S 音频支持两个 10 位摄像机视频流支持 5 至 85MHz 并行时钟 (PCLK)通过 1.8V 或 3.3V 兼容 LVCMOS I/O 接口实现 3.3V 单电源运行长达 10 米的 AC 耦合生成树协议 (STP) 互连并行 LVCMOS 视频输出具有嵌入式时钟的直流均衡和扰频数据支持中继器应用内部模式生成低功率模式最大限度地减少了功率耗散汽车应用级产品:符合 AEC-Q100 2 级要求>8kV 人体模型 (HBM) 和 ISO 10605 静电放电 (ESD) 等级向下兼容至 FPD-Link II
I2S相关推荐
  • 相关百科
  • 相关知识
  • 相关专栏