造价通
更新时间:2024.04.27
基于ACTEL反熔丝FPGA的分频器优化设计

格式:pdf

大小:310KB

页数:

为了提高反熔丝FPGA芯片分频电路的系统工作频率,针对ACTEL公司提供的反熔丝芯片A32100DX,提出了基于计数器、移位寄存器与状态机的分频器VHDL编程方法,给出了硬件开发设计流程及3种设计方法的源程序,并对采用局部时钟及全局时钟、同步复位、异步复位、以及复位置零的计数器法在高低温环境下进行了后仿真对比分析,后仿真对比及烧写后的实测结果表明同步复位的移位寄存器分频方法后仿真速度最高,但在烧写后工作的可靠性不高,容易出现无输出现象,采用全局时钟且同步复位清零的计数器法速度较高,且工作可靠,已经在型号设计中采用。

锁相环设计中的功率分配与分频器配置方法

格式:pdf

大小:234KB

页数: 4页

针对锁相环频率合成器工程设计中的问题,对锁相环参考频率输入端的馈电电路提出改进措施,增强了锁相环参考频率信号的输入功率,为提高相位噪声性能创造了有利条件。对传统的VCO输出T型电阻功率分配网络进行改进,减小了因功率过多分配给锁相环反馈支路所造成的损失,最大限度地把VCO的功率分配给端口负载。并给出了锁相环频率合成器在多频点和单频点信号输出时分频器的通用配置方法。实验验证该理论分析和设计方法的正确性。

精华知识

分频器设计

最新知识

分频器设计
点击加载更多>>
分频器设计相关专题

分类检索: